AMD Epyc

aus Wikipedia, der freien Enzyklopädie
Zur Navigation springen Zur Suche springen
Offizielle Wortmarke der Mikroprozessor-Serie „EPYC“ des Halbleiterherstellers AMD

AMD EPYC ist eine Marke von x86-64-Mikroprozessoren, die von AMD entwickelt und verkauft werden und auf der Zen-Mikroarchitektur des Unternehmens basieren. Sie wurden im Juni 2017 eingeführt und zielen speziell auf den Server- und Embedded-System-Markt ab. Epyc-Prozessoren basieren auf derselben Mikroarchitektur wie ihre Desktop-Pendants (Ryzen-Prozessoren), sind jedoch auf Enterprise-Anwendungen spezialisiert und verfügen deshalb über mehr Prozessorkerne, mehr PCI-Express-Lanes und einen größeren Cache-Speicher sowie Unterstützung für große Mengen Arbeitsspeicher und dementsprechend Arbeitsspeicher-Steckplätze. Sie unterstützen außerdem Multi-Chip- und Dual-Sockel-Systemkonfigurationen durch die Verwendung von Infinity Fabric Interchip Interconnect.

Codenamen der AMD EPYC Prozessoren[Bearbeiten | Quelltext bearbeiten]

Generation Jahr Name Produkt Serie max. Kerne 0Sockel
Server
Erste 2017 Naples 07001 Serie 032 × Zen 0SP3
Zweite 2019 Rome 07002 Serie 064 × Zen 2
Dritte 2021 Milan 07003 Serie 064 × Zen 3
2022 Milan-X
Vierte 2022 Genoa 09004 Serie 096 × Zen 4 0SP5
2023 Genoa-X
Bergamo 128 × Zen 4c
Siena 08004 Serie 064 × Zen 4c 0SP6
Embedded
Erste 2018 Snowy Owl 03001 Serie 016 × Zen 0SP4 (BGA)
2019 Naples 07001 Serie 032 × Zen 0SP3
Zweite 2019 Rome 07002 Serie 064 × Zen 2
Vierte 2023 Genoa 09004 Serie 096 × Zen 4 0SP5

Produkte[Bearbeiten | Quelltext bearbeiten]

Server[Bearbeiten | Quelltext bearbeiten]

Erste Generation EPYC 7001 (Naples)[Bearbeiten | Quelltext bearbeiten]

Modell Herstellungs-
prozess
Chiplets
CCD + I/O
Kerne
(Threads)
Kern-
konfigu-
ration
Prozessortakt
(GHz)
Cache Sockel Sockel-
anzahl
PCIe-
Lanes
(Gen)
Speicher-
unterstützung
TDP
Basis Turbo L1 L2 L3 Takt Kanäle
EPYC 7351P[1] 14 nm 4+0* 16 (32) 8 × 2 2,4 2,9 64 KB instr.
32 KB data
pro Kern
512 KB
pro Kern
64 MB SP3 1P 128
(3.0)
DDR4-2400/
DDR4-2666
8 155/170 W
EPYC 7401P[1] 24 (48) 8 × 3 2,0 3,0
EPYC 7551P[1] 32 (64) 8 × 4 DDR4-2666 180 W
EPYC 7251[1] 8 (16) 8 × 1 2,1 2,9 32 MB 1P/2P DDR4-2400 120 W
EPYC 7261[1] 2,5 64 MB DDR4-2400/
DDR4-2666
155/170 W
EPYC 7281[1] 16 (32) 8 × 2 2,1 2,7 32 MB
EPYC 7301[1] 2,2 64 MB
EPYC 7351[1] 2,4 2,9
EPYC 7371[1] 3,1 3,8 DDR4-2666 200 W
EPYC 7401[1] 24 (48) 8 × 3 2,0 3,0 DDR4-2400/
DDR4-2666
155/170 W
EPYC 7451[1] 2,3 3,2 DDR4-2666 180 W
EPYC 7501[1] 32 (64) 8 × 4 2,0 3,0 DDR4-2400/
DDR4-2666
155/170 W
EPYC 7551[1] DDR4-2666 180 W
EPYC 7571[2] 2,2 3,0
EPYC 7601[1] 3,2
 
Core Complexes (CCX) × Kerne pro CCX
 
TDP 155W mit DDR4-2400; TDP 170W mit DDR4-2666
* 
EPYC Naples verwendet vier untereinander verbundene CCDs, jeweils mit eigener IO[3]

Zweite Generation EPYC 7002 (Rome)[Bearbeiten | Quelltext bearbeiten]

Modell Herstellungs-
prozess
Chiplets
CCD + I/O
Kerne
(Threads)
Kern-
konfigu-
ration
Prozessortakt
(GHz)
Cache Sockel Sockel-
anzahl
PCIe-
Lanes
(Gen)
Speicher-
unterstützung
TDP
Basis Turbo L1 L2 L3 Takt Kanäle
EPYC 7232P[4] 7 nm 2+1 8 (16) 4 × 2 3,1 3,2 32 KB instr.
32 KB data
pro Kern
512 KB
pro Kern
32 MB SP3 1P 128
(4.0)
DDR4-3200 8 120 W
EPYC 7302P[4] 4+1 16 (32) 8 × 2 3,0 3,3 128 MB 155 W
EPYC 7402P[4] 24 (48) 8 × 3 2,8 3,35 180 W
EPYC 7502P[4] 32 (64) 8 × 4 2,5
EPYC 7702P[4] 8+1 64 (128) 16 × 4 2,0 256 MB 200 W
EPYC 7252[4] 2+1 8 (16) 4 × 2 3,1 3,2 64 MB 1P/2P 120 W
EPYC 7262[4] 4+1 8 × 1 3,2 3,4 128 MB 155 W
EPYC 7272[4] 2+1 12 (24) 4 × 3 2,9 3,2 64 MB 120 W
EPYC 7282[4] 16 (32) 4 × 4 2,8
EPYC 7302[4] 4+1 8 × 2 3,0 3,3 128 MB 155 W
EPYC 7352[4] 24 (48) 8 × 3 2,3 3,2
EPYC 7402[4] 2,8 3,35 180 W
EPYC 7452[4] 32 (64) 8 × 4 2,35 155 W
EPYC 7502[4] 2,4 180 W
EPYC 7532[4] 8+1 16 × 2 2,4 3,3 256 MB 200 W
EPYC 7542[4] 4+1 8 × 4 2,9 3,4 128 MB 225 W
EPYC 7552[4] 6+1 48 (96) 12 × 4 2,2 3,3 192 MB 200 W
EPYC 7642[4] 8+1 16 × 3 2,3 256 MB 225 W
EPYC 7662[4] 64 (128) 16 × 4 2,0
EPYC 7702[4] 3,35 200 W
EPYC 7742[4] 2,25 3,4 225 W
EPYC 7H12[4] 2,6 3,3 280 W
EPYC 7F32[4] 4+1 8 (16) 8 × 1 3,7 3,9 128 MB 180 W
EPYC 7F52[4] 8+1 16 (32) 16 × 1 3,5 256 MB 240 W
EPYC 7F72[4] 6+1 24 (48) 12 × 2 3,2 3,7 192 MB
 
Core Complexes (CCX) × Kerne pro CCX

Dritte Generation EPYC 7003 (Milan & Milan-X)[Bearbeiten | Quelltext bearbeiten]

Modell Herstellungs-
prozess
Chiplets
CCD + I/O
Kerne
(Threads)
Kern-
konfigu-
ration
Prozessortakt
(GHz)
Cache (MB) Sockel Sockel-
anzahl
PCIe-
Lanes
(Gen)
Speicher-
unterstützung
TDP
Basis Turbo L1 L2 L3 Takt Kanäle
EPYC 7203P[5] 7 nm 2+1 8 (16) 4 × 2 2,8 3,4 32 KB instr.
32 KB data
(pro Kern)
4 64 SP3 1P 128
(4.0)
DDR4-3200 8 120 W
EPYC 7303P[5] 4+1 16 (32) 4 × 4 2,4 8 130 W
EPYC 7313P[5] 3,0 3,7 128 155 W
EPYC 7443P[5] 24 (48) 4 × 6 2,85 4,0 12 200 W
EPYC 7543P[5] 8+1 32 (64) 8 × 4 2,8 3,7 16 256 225 W
EPYC 7643P[5] 48 (96) 8 × 6 2,3 3,6 24
EPYC 7663P[5] 56 (112) 8 × 7 2,0 3,5 28 240 W
EPYC 7713P[5] 64 (128) 8 × 8 2,0 3,675 32 225 W
EPYC 7203[5] 2+1 8 (16) 4 × 2 2,8 3,4 4 64 1P/2P 120 W
EPYC 7303[5] 4+1 16 (32) 4 × 4 2,4 8 130 W
EPYC 7313[5] 3,0 3,7 128 155 W
EPYC 7343[5] 3,2 3,9 190 W
EPYC 7413[5] 24 (48) 4 × 6 2,65 3,6 12 180 W
EPYC 7443[5] 2,85 4,0 200 W
EPYC 7453[5] 28 (56) 4 × 7 2,75 3,45 14 64 225 W
EPYC 7513[5] 8+1 32 (64) 8 × 4 2,6 3,65 16 128 200 W
EPYC 7543[5] 2,8 3,7 256 225 W
EPYC 7643[5] 48 (96) 8 × 6 2,3 3,6 24
EPYC 7663[5] 56 (112) 8 × 7 2,0 3,5 28 240 W
EPYC 7713[5] 64 (128) 8 × 8 2,0 3,675 32 225 W
EPYC 7763[5] 2,45 3,5 280 W
EPYC 72F3[5] 8 (16) 8 × 1 3,7 4,1 4 256 180 W
EPYC 73F3[5] 16 (32) 8 × 2 3,5 4,0 8 240 W
EPYC 74F3[5] 24 (48) 8 × 3 3,2 12
EPYC 75F3[5] 32 (64) 8 × 4 2,95 16 280 W
EPYC 7373X[5] 16 (32) 8 × 2 3,05 3,8 8 768 240 W
EPYC 7473X[5] 24 (48) 8 × 3 2,8 3,7 12
EPYC 7573X[5] 32 (64) 8 × 4 3,6 16 280 W
EPYC 7773X[5] 64 (128) 8 × 8 2,2 3,5 32
 
Core Complexes (CCX) × Kerne pro CCX

Vierte Generation EPYC 9004 (Genoa, Genoa-X & Bergamo)[Bearbeiten | Quelltext bearbeiten]

Modell Codename Herstellungs-
prozess
Chiplets
CCD + I/O
Kerne
(Threads)
Kern-
konfigu-
ration
Prozessortakt
(GHz)
Cache (MB) Sockel Sockel-
anzahl
PCIe-
Lanes
(Gen)
Speicher-
unterstützung
TDP
Basis Turbo L1 L2 L3 Takt Kanäle
EPYC 9124[6] Genoa 5 nm 2+1 16 (32) 2 × 8 3,0 3,7 1 16 64 SP5 1P/2P 128
(5.0)
DDR5-4800 12 200 W
EPYC 9224[6] 3+1 24 (48) 3 × 8 2,5 3,7 1,5 24 96
EPYC 9254[6] 4+1 4 × 6 2,9 4,15 128 220 W
EPYC 9334[6] 32 (64) 4 × 8 2,7 3,9 2 32 210 W
EPYC 9354[6] 8+1 8 × 4 3,25 3,75 256 280 W
EPYC 9354P[6] 1P
EPYC 9174F[6] 8+1 16 (32) 8 × 2 4,1 4,4 1 16 256 1P/2P 320 W
EPYC 9184X[6] Genoa-X 3,55 4,2 768
EPYC 9274F[6] 24 (48) 8 × 3 4,05 4,3 1,5 24 256
EPYC 9374F[6] 32 (64) 8 × 4 3,85 4,3 2 32
EPYC 9384X[6] Genoa-X 3,1 3,9 768
EPYC 9474F[6] Genoa 48 (96) 8 × 6 3,6 4,1 3 48 256 360 W
EPYC 9454[6] 6+1 48 (96) 6 × 8 2,75 3,8 3 48 192 290 W
EPYC 9454P[6] 1P
EPYC 9534[6] 8+1 64 (128) 8 × 8 2,45 3,7 4 64 256 1P/2P 280 W
EPYC 9554[6] 3,1 3,75 360 W
EPYC 9554P[6] 1P
EPYC 9634[6] 12+1 84 (168) 12 × 7 2,25 3,7 5,25 84 384 1P/2P 290 W
EPYC 9654[6] 96 (192) 12 × 8 2,4 3,7 6 96 360 W
EPYC 9654P[6] 1P
EPYC 9684X[6] Genoa-X 2,55 3,7 1152 1P/2P 400 W
EPYC 9734[6] Bergamo 8+1 112 (224) 16 × 7 2,2 3,0 7 112 256 340 W
EPYC 9754S[6] 128 (128) 16 × 8 2,25 3,1 8 128 360 W
EPYC 9754[6] 128 (256)
 
Core Complexes (CCX) × Kerne pro CCX

Vierte Generation EPYC 8004 (Siena)[Bearbeiten | Quelltext bearbeiten]

Modell Herstellungs-
prozess
Chiplets
CCD + I/O
Kerne
(Threads)
Kern-
konfigu-
ration
Prozessortakt
(GHz)
Cache (MB) Sockel Sockel-
anzahl
PCIe-
Lanes
(Gen)
Speicher-
unterstützung
TDP
Basis Turbo L1 L2 L3 Takt Kanäle
EPYC 8024PN[7] 5 nm 4+1 8 (16) 4 × 2 2,05 3,0 32 KB instr.
32 KB data
(pro Kern)
1 32 SP6 1P 96
(5.0)
DDR5-4800 6 80 W
EPYC 8124PN[7] 16 (32) 4 × 4 2,0 64 100 W
EPYC 8224PN[7] 24 (48) 4 × 6 120 W
EPYC 8324PN[7] 32 (64) 4 × 8 2,05 128 130 W
EPYC 8434PN[7] 48 (96) 4 × 12 2,0 155 W
EPYC 8534PN[7] 64 (128) 4 × 16 3,05 175 W
EPYC 8024P[7] 8 (16) 4 × 2 2,4 3,0 32 90 W
EPYC 8124P[7] 16 (32) 4 × 4 2,45 64 125 W
EPYC 8224P[7] 24 (48) 4 × 6 2,55 160 W
EPYC 8324P[7] 32 (64) 4 × 8 2,65 128 180 W
EPYC 8434P[7] 48 (96) 4 × 12 2,5 3,1 200 W
EPYC 8534P[7] 64 (128) 4 × 16 2,3
 
Core Complexes (CCX) × Kerne pro CCX

Embedded[Bearbeiten | Quelltext bearbeiten]

Erste Generation EPYC 3001 (Snowy Owl)[Bearbeiten | Quelltext bearbeiten]

Modell Herstellungs-
prozess
Chiplets Kerne
(Threads)
Kern-
konfigu-
ration
Prozessortakt
(GHz)
Cache Sockel Sockel-
anzahl
PCIe-
Lanes
(Gen)
Speicher-
unterstützung
TDP
Basis Turbo L1 L2 L3 Takt Kanäle
EPYC 3101[8] 14 nm 1 × CCD 4 (4) 1 × 4 2,1 2,9 64 KB instr.
32 KB data
pro Kern
512 KB
pro Kern
8 MB SP4r2 1P 32
(3.0)
DDR4-2666 2 35 W
EPYC 3151[8] 4 (8) 2 × 2 2,7 16 MB 45 W
EPYC 3201[8] 8 (8) 2 × 4 1,5 3,1 DDR4-2133 30 W
EPYC 3251[8] 8 (16) 2,5 DDR4-2666 55 W
EPYC 3255[9] 55 W
EPYC 3301[8] 2 × CCD 12 (12) 4 × 3 2,0 3,0 32 MB 64
(3.0)
4 65 W
EPYC 3351[8] 12 (24) 1,9 SP4 80 W
EPYC 3401[8] 16 (16) 4 × 4 1,85 SP4r2 85 W
EPYC 3451[8] 16 (32) 2,15 SP4 100 W
 
Core Complexes (CCX) × Kerne pro CCX

Erste Generation EPYC 7001 (Naples)[Bearbeiten | Quelltext bearbeiten]

Modell Herstellungs-
prozess
Kerne
(Threads)
Prozessortakt
(GHz)
Cache Sockel PCIe-
Lanes
(Gen)
Speicher-
unterstützung
TDP
Basis Turbo L2 L3 Takt Kanäle
EPYC 735P[10] 14 nm 16 (32) 2,4 2,9 8 MB 64 MB SP3 128
(3.0)
DDR4-2666 8 155 W
EPYC 740P[10] 24 (48) 2,0 3,0 12 MB
EPYC 755P[10] 32 (64) 16 MB 180 W
EPYC 7251[10] 8 (16) 2,1 2,9 4 MB 32 MB 120 W
EPYC 7261[10] 2,5 64 MB 155 W
EPYC 7281[10] 16 (32) 2,1 2,7 8 MB 32 MB
EPYC 7301[10] 2,2 2,9 64 MB
EPYC 7351[10] 2,4
EPYC 7371[10] 3,1 3,8 200 W
EPYC 7401[10] 24 (48) 2,0 3,0 12 MB 155 W
EPYC 7451[10] 2,3 3,2 180 W
EPYC 7501[10] 32 (64) 2,0 3,0 16 MB 155 W
EPYC 7551[10] 180 W
EPYC 7601[10] 2,2 3,2

Zweite Generation EPYC 7002 (Rome)[Bearbeiten | Quelltext bearbeiten]

Modell Herstellungs-
prozess
Kerne
(Threads)
Prozessortakt
(GHz)
Cache Sockel PCIe-
Lanes
(Gen)
Speicher-
unterstützung
TDP
Basis Turbo L2 L3 Takt Kanäle
EPYC 7232P[11] 7 nm 8 (16) 3,1 3,2 4 MB 32 MB SP3 128
(4.0)
DDR4-3200 8 120 W
EPYC 7302P[11] 16 (32) 3,0 3,3 8 MB 128 MB 155 W
EPYC 7402P[11] 24 (48) 2,8 3,35 12 MB 180 W
EPYC 7502P[11] 32 (64) 2,5 16 MB
EPYC 7702P[11] 64 (128) 2,0 32 MB 256 MB 200 W
EPYC 7F32[11] 8 (16) 3,7 3,9 4 MB 128 MB 180 W
EPYC 7F52[11] 16 (32) 3,5 8 MB 256 MB 240 W
EPYC 7F72[11] 24 (48) 3,2 3,7 12 MB 192 MB
EPYC 7252[11] 8 (16) 3,1 3,2 4 MB 64 MB 120 W
EPYC 7262[11] 3,2 3,4 128 MB 155 W
EPYC 7272[11] 12 (24) 2,9 3,2 6 MB 64 MB 120 W
EPYC 7282[11] 16 (32) 2,8 3,2 8 MB
EPYC 7302[11] 3,0 3,3 128 MB 155 W
EPYC 7352[11] 24 (48) 2,3 3,2 12 MB
EPYC 7402[11] 2,8 3,35 180 W
EPYC 7452[11] 32 (64) 2,35 16 MB 155 W
EPYC 7502[11] 2,5 180 W
EPYC 7532[11] 2,4 3,3 256 MB 200 W
EPYC 7542[11] 2,9 3,4 128 MB 225 W
EPYC 7642[11] 48 (96) 2,3 3,3 24 MB 256 MB
EPYC 7662[11] 64 (128) 2,0 32 MB
EPYC 7702[11] 3,35 200 W
EPYC 7742[11] 2,25 3,4 225 W
EPYC 7H12[11] 2,6 3,3 280 W

Vierte Generation EPYC 9004 (Genoa)[Bearbeiten | Quelltext bearbeiten]

Modell Herstellungs-
prozess
Kerne
(Threads)
Prozessortakt
(GHz)
L3
Cache
Sockel PCIe-
Lanes
(Gen)
Speicher-
unterstützung
TDP
Basis Turbo Takt Kanäle
EPYC 9354P[12] 5 nm 32 (64) 3,25 3,8 256 MB SP5 128
(5.0)
DDR5-4800 12 280 W
EPYC 9454P[12] 48 (96) 2,75 290 W
EPYC 9554P[12] 64 (128) 3,1 3,75 360 W
EPYC 9654P[12] 96 (192) 2,4 3,7 384 MB
EPYC 9124[12] 16 (32) 3,0 64 MB 200 W
EPYC 9254[12] 24 (48) 2,9 4,15 128 MB
EPYC 9354[12] 32 (64) 3,25 3,8 256 MB 280 W
EPYC 9454[12] 48 (96) 2,75 290 W
EPYC 9554[12] 64 (128) 3,1 3,75 360 W
EPYC 9654[12] 96 (192) 2,4 3,7 384 MB

Weblinks[Bearbeiten | Quelltext bearbeiten]

Einzelnachweise[Bearbeiten | Quelltext bearbeiten]

  1. a b c d e f g h i j k l m n AMD EPYC 7000 Series Processors: Leading Performance for the Cloud Era. (PDF; 1,0 MB) Advanced Micro Devices, Inc., Januar 2019, S. 2, abgerufen am 22. September 2023 (englisch).
  2. AMD EPYC 7571 - PS7571BDVIHAF. In: CPU-World. Abgerufen am 21. Februar 2022 (englisch).
  3. Patrick Kennedy: AMD EPYC 7000 Series Architecture Overview for Non-CE or EE Majors. In: ServeTheHome. 20. Juni 2017, abgerufen am 1. April 2024 (englisch).
  4. a b c d e f g h i j k l m n o p q r s t u v w x y AMD EPYC 7002 Series Processors: A New Standard for the Modern Data Center. (PDF; 0,7 MB) Advanced Micro Devices, Inc., April 2020, S. 2, abgerufen am 22. September 2023 (englisch).
  5. a b c d e f g h i j k l m n o p q r s t u v w x y z aa ab ac AMD EPYC 7003 Series Processors: THE NEW STANDARD FOR THE MODERN DATA CENTER. (PDF; 0,3 MB) Advanced Micro Devices, Inc., 21. März 2022, S. 2, abgerufen am 22. September 2023 (englisch).
  6. a b c d e f g h i j k l m n o p q r s t u v w x AMD EPYC 9004 SERIES PROCESSORS: TOGETHER WE ADVANCE DATA CENTER COMPUTING. (PDF; 0,3 MB) Advanced Micro Devices, Inc., Juni 2023, S. 2, abgerufen am 22. September 2023 (englisch).
  7. a b c d e f g h i j k l AMD EPYC 8004 SERIES PROCESSORS. (PDF; 0,3 MB) In: AMD. September 2023, S. 2, abgerufen am 14. Oktober 2023 (englisch).
  8. a b c d e f g h Product Brief: AMD EPYC Embedded 3000 Family. (PDF; 4,0 MB) Advanced Micro Devices, Inc., 2018, S. 4, abgerufen am 22. September 2023 (englisch).
  9. AMD EPYC Embedded 3255 - PE3255BGR88AF. In: CPU-World. Abgerufen am 22. Februar 2022 (englisch).
  10. a b c d e f g h i j k l m n Embedded Processor Specifications. In: AMD. Abgerufen am 22. September 2023 (englisch).
  11. a b c d e f g h i j k l m n o p q r s t u v w x Embedded Processor Specifications. In: AMD. Abgerufen am 22. September 2023 (englisch).
  12. a b c d e f g h i j Embedded Processor Specifications. In: AMD. Abgerufen am 22. September 2023 (englisch).