Krste Asanović

aus Wikipedia, der freien Enzyklopädie
Zur Navigation springen Zur Suche springen

Krste Asanović ist ein US-amerikanischer Informatiker, emeritierter Professor der University of California, Berkeley und Miterfinder der RISC-V-Rechnerarchitektur.[1]

Krste Asanović

Leben und Wirken[Bearbeiten | Quelltext bearbeiten]

Krste Asanović studierte Electrical and Information Sciences an der University of Cambridge und schloss 1987 als Bachelor of Arts (B.A.) ab. Dann wechselte er an die University of California in Berkeley, wo er 1998 in Computerwissenschaften mit der Arbeit Vector Microprocessors (Multimedia, VLSI) bei John Wawrzynek promovierte und den Titel Ph.D. erlangte. Es folgten Tätigkeiten am Massachusetts Institute of Technology (MIT). Dort erhielt er 2005 eine unbefristete Tenure-Track-Anstellung. Er kehrte 2007 nach UC Berkeley zurück und wurde dort Professor am Department of Electrical Engineering and Computer Science.[2]

Der Fokus seiner Arbeit und der Mitwirkenden waren integrierte Vektor-Prozessoren. Das Konzept der vector-thread architecture Risc-V erarbeitete 2010 Asanović mit seinen damaligen Studenten Yunsup Lee und Andrew Waterman unter Beteiligung von David A. Patterson.[1] Im Gegensatz zu anderen Computerarchitekturen wie denjenigen von Intel oder ARM Ltd. veröffentlichten sie den Quellcode von Risc-V (als sogenannte Open-Source Software).[3] Diese neuere Computerarchitektur besitzt Eigenschaften, welche die Rechnergeschwindigkeit erhöhen, aber trotzdem die Kosten und den Energieverbrauch senken.

Veröffentlichungen[Bearbeiten | Quelltext bearbeiten]

Weitere Tätigkeiten[Bearbeiten | Quelltext bearbeiten]

Auszeichnungen[Bearbeiten | Quelltext bearbeiten]

  • 2018 ACM Fellow for contributions to computer architecture, including the open RISC-V instruction set and Agile hardware[5]
  • 2014 IEEE Fellow for contributions to computer architecture[6]
  • 2011 ACM Distinguished Scientist Award[7]
  • 2001 NSF Faculty Early Career Development Award[8]

Einzelnachweise[Bearbeiten | Quelltext bearbeiten]

  1. a b c Matthias Sander: Der amerikanische Erfinder der Chip-Technologie Risc-V wird in China wie ein Rockstar empfangen. In: NZZ, 11. Juli 2023, abgerufen am 11. Juli 2023.
  2. a b Krste Asanović. eecs.berkeley.edu, abgerufen am 11. Juli 2023.
  3. About the RISC-V ISA. riscv.org, abgerufen am 11. Juli 2023.
  4. Aaron Tilley: This New Chip Startup Wants To Bring Open Source To A Stagnant Industry. In: Forbes, 11. Juli 2016, abgerufen am 11. Juli 2023
  5. ACM Fellow. eecs.berkeley.edu, abgerufen am 11. Juli 2023.
  6. IEEE Fellow. eecs.berkeley.edu, abgerufen am 11. Juli 2023.
  7. ACM Distinguished Scientist Award. eecs.berkeley.edu, abgerufen am 11. Juli 2023.
  8. NSF Awards. eecs.berkeley.edu, abgerufen am 11. Juli 2023.